A successive-approximation-register (SAR) analog-to-digital converter (ADC)
and method utilizing N three-way elements are disclosed. The SAR ADC has a
SAR logic system that implements an efficient search algorithm. The search
algorithm involves initializing each of N three-way elements of a
digital-to-analog converter (DAC) for the SAR ADC to a middle reference
voltage. Each of the N three-way elements is able to be set to one of
three values: a high reference voltage, a middle reference voltage, or a
low reference voltage. The search algorithm determines and sets each of
the N three-way elements from the middle reference voltage to either the
high reference voltage or the low reference voltage depending upon a
comparison result between an analog input value of the SAR ADC and a DAC
voltage value.
Ένας αναλογικός σε ψηφιακό μετατροπέας διαδοχικός-προσέγγιση-καταλόγων (SAR) (ΠΑΧ) και η μέθοδος που χρησιμοποιεί τα τριπλά στοιχεία ν αποκαλύπτονται. Το SAR ΠΑΧ έχει ένα σύστημα λογικής SAR που εφαρμόζει έναν αποδοτικό αλγόριθμο αναζήτησης. Ο αλγόριθμος αναζήτησης περιλαμβάνει τη μονογραφή κάθε ενός από τα τριπλά στοιχεία ν ενός digital-to-analog μετατροπέα (DAC) για το SAR ΠΑΧ σε μια μέση τάση αναφοράς. Κάθε ένα από τα τριπλά στοιχεία ν είναι σε θέση να τεθεί τη μια από τρεις τιμές: μια υψηλή τάση αναφοράς, μια μέση τάση αναφοράς, ή μια χαμηλή τάση αναφοράς. Ο αλγόριθμος αναζήτησης καθορίζει και θέτει κάθε ένα από τα τριπλά στοιχεία ν από τη μέση τάση αναφοράς είτε στην υψηλή τάση αναφοράς είτε τη χαμηλή τάση αναφοράς ανάλογα με ένα αποτέλεσμα σύγκρισης μεταξύ μιας αναλογικής αξίας εισαγωγής του SAR ΠΑΧ και μιας αξίας τάσης DAC.