A method for controlling two monitors on the basis of an input-side pixel
data stream, in which one part of each line of the input-side pixel data
stream is displayed on one of the monitors and another part of the line is
displayed on another of the monitors, comprises the storing of one part of
the line of the input-side pixel data stream in one FIFO memory device and
the storing of the other part of the line of the input-side pixel data
stream in another FIFO memory device. The readout of one FIFO memory
device takes place with the pixel frequency with which one monitor is
operated while the readout of the other FIFO memory device takes place
with the pixel frequency with which the other monitor is operated. Thus, a
moderately priced and high speed monitor control circuit is realized.
Um método para controlar dois monitores na base de um córrego de dados do pixel do entrada-lado, em que uma porção de cada linha do córrego de dados do pixel do entrada-lado é indicada em um dos monitores e uma outra parte da linha é indicada em outros dos monitores, compreende armazenar de uma porção da linha do córrego de dados do pixel do entrada-lado em um dispositivo de memória do FIFO e armazenar da outra parte da linha do córrego de dados do pixel do entrada-lado em um outro dispositivo de memória do FIFO. O readout de um dispositivo de memória do FIFO ocorre com a freqüência do pixel com que um monitor é operado quando o readout do outro dispositivo de memória do FIFO ocorrer com a freqüência do pixel com que o outro monitor está operado. Assim, um circuito de controle moderada fixado o preço e de alta velocidade do monitor é realizado.