System and method for machine specific register addressing in a split transactional unidirectional bus architecture

   
   

There is disclosed a bus interface unit for transferring machine specific register (MSR) requests between a plurality of bus devices. The bus interface unit comprises: 1) a plurality of input ports for receiving incoming MSR requests from the plurality of bus devices; 2) a plurality of output ports for transmitting data to the plurality of bus devices; and 3) a controller for reading N routing associated with a first received MSR request and comparing a first identification (ID) value in a predetermined M-bit field in the N routing bits to a first designated value. The controller, in response to a determination that the first ID value does not equal the first designated value: 1) realigns the N routing bits such that remaining ones of the N-M bits outside the predetermined M-bit field are moved into the predetermined M-bit field and 2) transmits the realigned N routing bits via a first one of the plurality of output ports identified by the first ID value.

É divulgado uma unidade da relação de barra-ônibus para pedidos específicos do registo da máquina transferindo (MSR) entre um plurality de dispositivos da barra-ônibus. A unidade da relação de barra-ônibus compreende: 1) um plurality da entrada move recebendo pedidos entrantes do MSR do plurality de dispositivos da barra-ônibus; 2) um plurality de portos de saída para dados transmissores ao plurality de dispositivos da barra-ônibus; e 3) um controlador para a distribuição da leitura N associou com um primeiro pedido recebido do MSR e comparando um primeiro valor da identificação (ID) em um campo predeterminado do M-bocado nos bocados do roteamento de N a um primeiro designou o valor. O controlador, em resposta a uma determinação que o primeiro valor do ID não iguala o primeiro designou o valor: 1) realinham os bocados do roteamento de N tais que os restantes da parte externa dos bocados do N-M o campo predeterminado do M-bocado estão movidos no campo predeterminado do M-bocado e 2) transmitem os bocados realinhados do roteamento de N através de um primeiro do plurality de portos de saída identificaram pelo primeiro valor do ID.

 
Web www.patentalert.com

< Data calls using both constant bit rate and variable bit rate connections

< Signaling address resolution in a communication network

> Synchronous flash memory with non-volatile mode register

> Status register to improve initialization of a synchronous memory

~ 00129