A computer system with a multiplexed address bus that is shared by both
system memory and by slave devices is described. The slave devices are
incorporated into an existing system memory configuration by providing a
bus controller to execute a two-cycle address sequence on the multiplexed
address bus. The address sequence is followed by a transfer of data. A
random latency can exist between the time of receiving address information
and the time of receiving data corresponding to the address information.
This random latency can be exploited by the system CPU for other
computational purposes. The bus controller of the system executes
multiple, or pipelined, data writes to the bus before an acknowledgement
for the first data write is received. In this scheme, the acknowledgement
for the first data write is typically sent during the same time period
that the subsequent data writes are being received. Consequently, data
transfer acknowledgements overlap data writes. This overlapping operation
allows the bus to be completely utilized during write operations, thereby
improving data bandwidth.
Ένα συγκρότημα ηλεκτρονικών υπολογιστών με ένα πολλαπλασιασμένο λεωφορείο διευθύνσεων που μοιράζεται και από τη μνήμη συστημάτων και από τις συσκευές σκλάβων περιγράφεται. Οι συσκευές σκλάβων ενσωματώνονται σε μια υπάρχουσα διαμόρφωση μνήμης συστημάτων με την παροχή ενός ελεγκτή λεωφορείων για να εκτελέσουν μια δίκυκλη ακολουθία διευθύνσεων στο πολλαπλασιασμένο λεωφορείο διευθύνσεων. Η ακολουθία διευθύνσεων ακολουθείται από μια μεταφορά των στοιχείων. Μια τυχαία λανθάνουσα κατάσταση μπορεί να υπάρξει μεταξύ του χρόνου της λήψης των πληροφοριών διευθύνσεων και του χρόνου της λήψης των στοιχείων που αντιστοιχούν στις πληροφορίες διευθύνσεων. Αυτή η τυχαία λανθάνουσα κατάσταση μπορεί να χρησιμοποιηθεί από το σύστημα ΚΜΕ για άλλους υπολογιστικούς λόγους. Ο ελεγκτής λεωφορείων του συστήματος εκτελεί το πολλαπλάσιο, ή διοχετευμένος, το στοιχείο γράφει στο λεωφορείο προτού να γράψει μια αναγνώριση για τα πρώτα στοιχεία παραλαμβάνεται. Σε αυτό το σχέδιο, η αναγνώριση για τα πρώτα στοιχεία γράφει στέλνεται χαρακτηριστικά κατά τη διάρκεια του ίδιου χρονικού διαστήματος που το επόμενο στοιχείο γράφει παραλαμβάνεται. Συνεπώς, το στοιχείο επικάλυψης αναγνωρίσεων μεταφοράς στοιχείων γράφει. Αυτή η επικαλύπτοντας λειτουργία επιτρέπει ότι το λεωφορείο που χρησιμοποιείται εντελώς κατά τη διάρκεια γράφει τις διαδικασίες, με αυτόν τον τρόπο βελτιώνοντας το εύρος ζώνης στοιχείων.