A radio (10) executes a method (100) for entering and exiting a halt
status. Radio (10) has a control unit (18) and an internal timing unit
(16). The timing unit (16) has execution logic (32), a status register
(46) a counter (30) and a clock source (37). The control unit (18) writes
instructions I(i) and their execution times T(i) to a memory (42) within
the execution logic (32). One of these instructions is a `SWITCH CLOCK`
instruction causing the timing unit (16) to switch between clock signals.
One of the instructions is `HALT COUNTER` causing the radio (10) to enter
a halt state. The radio (10) can be synchronized to the end of a first
communication frame received by it after exiting a halt state.
Um (10) de rádio executam um método (100) para incorporar e retirar um status da parada. O rádio (10) tem uma unidade de controle (18) e uma unidade do sincronismo interno (16). A unidade do sincronismo (16) tem a lógica da execução (32), um registo do status (46) um (30) contrário e uma fonte do pulso de disparo (37). A unidade de controle (18) escreve instruções I(i) e seus tempos de execução T(i) a uma memória (42) dentro da lógica da execução (32). Uma destas instruções é uma instrução do INTERRUPTOR CLOCK` do ` que causa a unidade do sincronismo (16) ao interruptor entre sinais do pulso de disparo. Uma das instruções é a PARADA COUNTER` do ` que faz com que o (10) de rádio incorporem um estado da parada. O (10) de rádio podem ser sincronizados à extremidade de um primeiro frame de uma comunicação recebido por ele após ter retirado um estado da parada.