The invention is intended to provide a highly integrated solid-state image pickup device, in which the number of transfer electrodes of a horizontal shift register is reduced, and a plurality of vertical shifter registers are arranged with a reduced pitch therebetween. Output-control gate electrodes are disposed at an output end of the vertical shift registers. These output-control gate electrodes are operated independently from vertical transfer gate electrodes, and temporarily reserve information charges. Horizontal transfer gate electrodes corresponding to the vertical shift registers on odd-numbered columns are turned on, so signals charges in these vertical shift registers are read into a horizontal shift register. During horizontal transfer of these information charges, information charges of vertical shift registers on even-numbered columns are reserved, for half of a horizontal scanning period, in output ends of the vertical shift registers by the output-control gate electrodes. Thereafter, the information charges in the vertical shift registers on the even-numbered columns are read into the horizontal shift register, and are horizontally transferred. Since one horizontal transfer operation requires half of the pixels per row, the horizontal shift regiter includes two transfer electrodes for each vertical shift register.

L'invention est prévue pour fournir un dispositif à semi-conducteurs fortement intégré de collecte d'image, en lequel le nombre d'électrodes de transfert d'un registre à décalage horizontal est réduit, et une pluralité de registres verticaux de levier sont arrangées avec un lancement réduit therebetween. des électrodes de porte de Rendement-commande sont disposées à l'pour produire l'fin des registres à décalage verticaux. Celles-ci des électrodes de porte de rendement-commande sont actionnées indépendamment à partir des électrodes de porte verticales de transfert, et temporairement l'information de réservation charge. Des électrodes de porte horizontales de transfert correspondant aux registres à décalage verticaux sur les colonnes impaires sont mises en marche, ainsi des frais de signaux dans ces registres à décalage verticaux sont lus dans un registre à décalage horizontal. Pendant le transfert horizontal de ces frais de l'information, les frais de l'information des registres à décalage verticaux sur les colonnes paires sont réservés, pour la moitié d'une période de balayage horizontale, dans des fins de rendement des registres à décalage verticaux par les électrodes de porte de rendement-commande. Ensuite, les frais de l'information dans les registres à décalage verticaux sur les colonnes paires sont lus dans le registre à décalage horizontal, et sont horizontalement transférés. Puisqu'une opération de transfert horizontale exige la moitié des Pixel par rangée, le regiter horizontal de décalage inclut deux électrodes de transfert pour chaque registre à décalage vertical.

 
Web www.patentalert.com

< (none)

< Optical element

> PLL synthesizer circuit

> (none)

~ 00014