In the present invention, inside a large scale integrated circuit (LSI)
chip, the on-chip capacitor to suppress a ground-bounce is arranged in a
region below a first wiring group as well as between adjacent two wirings
of, a second wiring group. Alternatively, the on-chip capacitor is
arranged in a region obtained by combining the foregoing region with a
region where the function block can not be arranged.
In de onderhavige uitvinding, binnen een grote schaal (LSI) spaander van geïntegreerde schakelingen, wordt de op-spaandercondensator om een grond-sprong te onderdrukken geschikt in een gebied onder een eerste telegraferende groep evenals tussen aangrenzende twee bedradingen van, een tweede telegraferende groep. Alternatief, wordt de op-spaandercondensator in een gebied geschikt dat door het voorafgaande gebied met een gebied wordt verkregen te combineren waar het functieblok niet kan worden geschikt.