A PCI-to-PCI bridge having a processor configured for performing various
routing mode operations based upon the addresses of transactions carried
on interconnected PCI buses. The various routing modes operate on decoded
PCI addresses and are known as "programmable decode modes." In one
programmable decode mode, private address spaces are defined for allowing
two or more devices interconnected to a secondary PCI bus to communicate
directly using private transactions. In another programmable decode mode,
subtractive routing operations are provided wherein a secondary PCI
interface captures any transactions not claimed on the secondary PCI bus
after a predetermined number of clock cycles. Another programmable decode
mode is "intelligent" bridging wherein conventional inverse positive
decode operations are disabled for the entire primary address space of the
secondary PCI bus.
Een brug pCI-aan-Pci die een bewerker heeft die voor het uitvoeren van diverse het leiden wijzehandelingen wordt gevormd die op de adressen van transacties worden gebaseerd die op onderling verbonden bussen PCI worden gedragen. De diverse het leiden wijzen werken op gedecodeerde adressen PCI en zijn gekend als "programmeerbaar decoderen wijzen." In programmeerbare één decodeer wijze, worden de privé adresruimten voor het toestaan van twee of meer apparaten bepaald die aan een secundaire bus PCI onderling worden verbonden om direct het gebruiken van privé transacties mee te delen. In programmeerbare een andere decodeer wijze, worden de subtractieve het leiden verrichtingen verstrekt waarin een secundaire interface PCI om het even welke transacties vangt niet die op de secundaire bus PCI na een vooraf bepaald aantal klokcycli worden geëist. Een andere programmeerbaar decodeert wijze is "intelligent" overbruggend waarin het conventionele omgekeerde positief verrichtingen gehandicapt is voor de volledige primaire adresruimte van de secundaire bus PCI decodeert.