A Defect Leakage Screen Test apparatus and method is introduced to
eliminate or reduce steps in the failure analysis process of memory
devices, such as DRAM cells, or to eliminate the necessity for the
application of a physical failure analysis on the memory device.
Special single bit failures due to leakage current, junction current, or
threshold leakage current, are characterized by varying the p-well voltage
of the memory device during the read operation of the test.
The p-well voltage is varied with a test code Initial Program Load (IPL).
Additional logic is provided on the memory IC to decode the IPL logic
signals.
In order to perform the p-well varying test, the memory device is provided
with the following: IPL decoding logic; a reference voltage generator; an
IPL voltage reference multiplexor; a p-well voltage feed-back circuit; and
a differential amplifier circuit.
Прибор и метод испытания экрана утечки дефекта введены для того чтобы исключить или уменьшить шаги в процесс анализа отказа приспособлений памяти, such as клетки DRAM, или исключить необходимость для применения физического анализа отказа на приспособлении памяти. Специальные одиночные отказы бита должные к течению утечки, течению соединения, или течению утечки порога, охарактеризованы путем менять напряжение тока p-well приспособления памяти во время прочитанной деятельности испытания. Напряжение тока p-well поменяно с нагрузкой первоначально программы Кодего испытания (ipl). Обеспечены, что на IC памяти расшифровывает дополнительная логика сигналы логики ipl. Выполняет испытание p-well меняя, приспособление памяти обеспечены, что с following: Логика расшифровывать ipl; генератор напряжения тока справки; мультиплексор справки напряжения тока ipl; цепь обратной связи напряжения тока p-well; и цепь дифференциального усилителя.