A clear color and count are stored in a frame buffer controller and in a
video controller. The image buffer is cleared by writing the clear color
into a color bit field and the count into a count bit field of each pixel.
For each frame drawn, the count bit field of each pixel modified is
updated with the count stored in the frame buffer controller. The counts
stored in the frame buffer controller and the video controller are
incremented with each new frame. When the counts reach maximum, the
process repeats. Each time a pixel is read, the pixel's color bit field is
replaced with the stored clear color if the pixel's count bit field is not
equal to the stored count. The color bit field and the count bit field may
be part of the same word of frame buffer memory. Or, the count value may
be stored in an alpha bit field in lieu of an alpha value. If so, each
time a pixel is read by the frame buffer controller, the pixel's count bit
field may be replaced with a default alpha value stored in the frame
buffer controller. Numerous pairs of clear count and clear color registers
may be provided in the video controller, each pair corresponding to one
window on the display. And numerous pairs of clear count and clear color
registers may be provided in the frame buffer controller to better support
double buffering and stereo operations.
Ясные цвет и отсчет хранятся в регуляторе буфера изображения и в видео- регуляторе. Буфер изображения освободился путем писание ясного цвета в поле бита цвета и отсчета в поле бита отсчета каждого пиксела. Для каждой нарисованной рамки, поле бита отсчета каждого доработанного пиксела уточнено при отсчет, котор хранят в регуляторе буфера изображения. Отсчеты, котор хранят в регуляторе буфера изображения и видео- регуляторе инкрементированы с каждой новой рамкой. Когда отсчеты достигают максимум, повторения процесса. Each time пиксел прочитан, поле бита цвета пиксела заменено с, котор хранят ясным цветом если поле бита отсчета пиксела не равно к, котор хранят отсчету. Цвет сдержал поле и полем бита отсчета может быть часть такого же слова памяти буфера изображения. Или, значение отсчета может храниться в поле бита альфаы in lieu of значение альфаы. Если так, each time пиксел прочитан регулятором буфера изображения, поле бита отсчета пиксела может быть заменено при значение альфаы невыполнения обязательства, котор хранят в регуляторе буфера изображения. Многочисленн пары ясного отсчета и ясные регистры цвета могут быть обеспечены в видео- регуляторе, каждой паре соответствуя до одно окно на индикации. И многочисленн пары ясного отсчета и ясные регистры цвета могут быть обеспечены, что в регуляторе буфера изображения улучшали буферность поддержки двойную и стерео деятельности.