In one aspect, the present invention is directed to a compensator for compensating linearity errors, such as harmonic distortion and intermodulation distortion, in devices. The compensator includes a means for phase-shifting and a means for exponentiation to generate a compensation signal such that the linearity error distortion signals are canceled in the system output while maintaining the desired fundamental signal. Another aspect of the invention is directed to methods for calibrating the linearity error compensator. Another aspect of the invention is directed to a modeling linearity errors in a device.

In één aspect, wordt de onderhavige uitvinding geleid aan een compensator voor het compenseren van lineariteitfouten, zoals harmonische vervorming en intermodulatievervorming, in apparaten. De compensator omvat een middel voor phase-shifting en een middel voor exponentiation om een compensatiesignaal te produceren dusdanig dat de de vervormingssignalen van de lineariteitfout in de systeemoutput terwijl het handhaven van het gewenste fundamentele signaal worden geannuleerd. Een ander aspect van de uitvinding wordt geleid aan methodes om de compensator van de lineariteitfout te kalibreren. Een ander aspect van de uitvinding wordt geleid aan de fouten van een modelleringslineariteit in een apparaat.

 
Web www.patentalert.com

< (none)

< Voltage multiplier having an intermediate tap

> Impedance adjusting circuit

> (none)

~ 00026