A low power consumption delay locked loop for integrated circuit devices
wherein a wider frequency range of operation is achieved by matching the
delay of the clock comparison function of the phase detector to the slow
operating condition of the programmable delay. In a particular embodiment,
this may be effectuated by incorporating at least one additional flip-flop
section in the phase detector circuit and more than one such section may
be utilized depending on the operating targets of maximum frequency and
frequency range. By latching the phase detector outputs through the use of
a fast/slow latch circuit, a minimum control pulse is defined which allows
a unitized change on the voltage signals that control the programmable
delay in a voltage controlled delay line. This also improves efficiency
and reduces power consumption by eliminating switching current through
transistors that control the voltage levels determining the programmable
delay.
Eine niedrige Leistungsaufnahme verzögert verschlossene Schleife für Schaltungvorrichtungen, worin ein breiterer Frequenzbereich des Betriebes, indem man zusammenpaßt, verzögert von der Taktgebervergleich Funktion des Phase Detektors zur langsamen Betriebsbedingung vom programmierbaren verzögert erzielt wird. In einer bestimmten Verkörperung kann dieses bewirkt werden, indem man mindestens einen zusätzlichen Flip-Flop Abschnitt in der Phase Auswerteschaltung enthält und mehr als ein solcher Abschnitt kann abhängig von den funktionierenden Zielen der maximalen Frequenz und des Frequenzbereichs verwendet werden. Indem man die Phase Detektorausgänge durch den Gebrauch von einem fast/slow Verriegelung Stromkreis verriegelt, wird ein minimaler Steuerimpuls definiert, der eine unitized Änderung auf der Spannung signalisiert dieser Steuerung erlaubt, die, das programmierbare in einer gesteuerten Spannung Verzögerungsstrecke verzögert. Dieses auch verbessert Leistungsfähigkeit und verringert Leistungsaufnahme, indem es Schaltung Strom durch Transistoren beseitigt, die die Spannungshöhen steuern, die das programmierbare feststellen, verzögert.