Determining a switching factor is useful for optimizing integrated circuit
(IC) design. One aspect of the invention is a method for determining the
switching factor. The method includes applying a voltage to each
interconnect of a pair of interconnects, each voltage having a waveform
and a slew time. The method includes dividing the voltage waveform into
time regions, and analyzing a behavior of a capacitor in each of the time
regions by determining the value of an effective capacitance as seen from
one of the interconnects. The method includes determining a total
effective capacitance by time averaging the effective capacitance values
and determining the switching factor from the total effective capacitance.
The switching factor is a function of a ratio between the slew times,
wherein a time-averaged effective value of the switching factor
corresponds total effective capacitance. The time-averaged effective value
of the switching factor is accounted for in optimizing the design of IC
comments interconnections. The switching factor has a value that varies
between zero (0) and a switching factor maximum value based on logic state
switching conditions of the voltages including their respective waveforms,
respective slew times, and relative start times and directions of
switching. Another aspect of the invention is a method of optimizing IC
components interconnections design with switching factor analysis. This
method includes determining the switching factor for a pair of coupled
interconnects under worst case conditions, the switching factor being a
function of the ratio between slew rates of signals at the coupled
interconnects.
La determinación de un factor de la conmutación es útil para optimizar diseño del circuito integrado (IC). Un aspecto de la invención es un método para determinar el factor de la conmutación. El método incluye la aplicación de un voltaje a cada interconexión de un par de interconecta, cada voltaje que tiene una forma de onda y un rato de la ciénaga. El método incluye dividir la forma de onda del voltaje en regiones del tiempo, y analizar un comportamiento de un condensador en cada uno de las regiones del tiempo determinando el valor de una capacitancia eficaz como visto a partir de la una de interconecta. El método incluye la determinación de una capacitancia eficaz total por el tiempo que hace un promedio de los valores eficaces de la capacitancia y que determina el factor de la conmutación de la capacitancia eficaz total. El factor de la conmutación es una función de un cociente entre los tiempos de la ciénaga, en donde corresponde un valor eficaz tiempo-hecho un promedio del factor de la conmutación capacitancia eficaz total. El valor eficaz tiempo-hecho un promedio del factor de la conmutación se considera en optimizar el diseño de las interconexiones de los comentarios del IC. El factor de la conmutación tiene un valor que varíe entre cero (0) y un valor máximo del factor de la conmutación basado en las condiciones de la conmutación del estado de la lógica de los voltajes incluyendo sus formas de onda respectivas, los tiempos respectivos de la ciénaga, y las horas de salida y las direcciones relativas de la conmutación. Otro aspecto de la invención es un método de optimizar componentes del IC que las interconexiones diseñan con análisis factorial de la conmutación. Este método incluye la determinación del factor de la conmutación para un par de juntado interconecta bajo condiciones peores del caso, el factor de la conmutación que es una función del cociente entre los índices de ciénaga de las señales en juntadas interconecta.