A power management circuit for managing low power modes in a computer
system, which implements four power modes, from highest power consumption
to lowest power consumption: RUN mode, SLEEP mode, IDLE mode, and STANDBY
mode. The computer system includes a PCI bus and an ISA bus, with a
CPU-PCI bridge to connect the host bus and the PCI bus and a PCI-ISA
bridge to connect the PCI bus and the ISA bus. The power management
circuit transitions from SLEEP mode to IDLE mode by first determining if
the CPU-PCI bridge is parked on the PCI bus and if it is in SLEEP mode.
The power management circuit then waits for one refresh period and for all
internal queues to empty before checking again to determine if the CPU-PCI
bridge is still parked on the PCI bus and if it is still in SLEEP mode. If
true, the CPU-PCI bridge transitions to IDLE mode. The power management
circuit also performs low power refresh cycles when it is in IDLE or
STANDBY mode. In those modes, the memory controller in the CPU-PCI bridge
is disabled to conserve power. The power management circuit performs the
refresh cycles based off an external asynchronous clock. Further, the
power management circuit drives certain PCI bus signals to a certain state
to avoid leakage current due to the existence of a mixture of 3.3-bolt and
5-volt components connected to the PCI bus.
Цепь управления силы для управлять низкими режимами силы в системе компьютера, которая снабжает 4 режима силы, от самого высокого расхода энергии к самый низкий расхода энергии: Режим БЕГА, режим СНА, НЕРАБОТАЮЩИЙ режим, и ЗАПАСНОЙ режим. Система компьютера вклюает шину pci и шину ISA, с мостом CPU-PCI для того чтобы соединить шину хозяина и шину pci и мост PCI-ISA для того чтобы соединить шину pci и шину ISA. Переходы цепи управления силы от режима СНА к НЕРАБОТАЮЩЕМУ режиму сперва обусловливать если мост CPU-PCI припаркован на шине pci и если он находится в режиме СНА. Цепь управления силы после этого ждет одно освежает период и для всех внутренне кос для того чтобы опорожнить перед проверять снова для того чтобы обусловить если мост CPU-PCI все еще припаркован на шине pci и если будет все еще внутри режимом СНА. Если поистине, переходы моста CPU-PCI к НЕРАБОТАЮЩЕМУ режиму. Цепь управления силы также выполняет низкую силу освежает циклы когда она находится в НЕРАБОТАЮЩЕМ или ЗАПАСНОМ режиме. В тех режимах, регулятор памяти в мосте CPU-PCI выведен из строя для того чтобы сохранить силу. Цепь управления силы выполняет циклы освежать основанные с внешних асинхронных часов. Более потом, сигналы шины pci приводов цепи управления силы некоторые к некоторому положению избежать течения утечки должного к существованию смеси 3.3-bolt и 5-volt компонентов соединились к шине pci.