A system and method for evolving configuration bitstreams for a programmable logic device are disclosed. A plurality of data structures having respective sets of data are established. From the sets of data, respective configuration bitstreams are generated, wherein the sets of data are mapped to positions in the bitstreams. The configuration bitstreams are then evaluated for relative suitability to meet predetermined criteria when deployed on a programmable logic device. From the relative suitability of the configuration bitstreams, next-generation data for the data structures are generated using a genetic algorithm applied to sets of data. In the various embodiments, the configuration bitstreams eliminate resource contentions, selectively eliminate asynchronous behavior, include built-in test circuits, and are relocatable. Multiple populations of configuration bitstreams can evolve in parallel over a network.

Показаны система и метод для эволюционировать bitstreams конфигурации для programmable приспособления логики. Установлена множественность структур данных имея соответственно комплекты данных. От комплектов данных, произведены соответственно bitstreams конфигурации, при котором комплекты данных составлены карту к положениям в bitstreams. Bitstreams конфигурации после этого оценены для относительной пригодности для того чтобы соотвествовать предопределенным критериям после того как они раскрываны на programmable приспособлении логики. От относительной пригодности bitstreams конфигурации, произведены next-generation данные для структур данных использующ генетический алгоритм приложенный к комплектам данных. В различных воплощениях, bitstreams конфигурации исключают утверждения ресурса, селективно исключают асинхронное поведение, вклюают цепи built-in испытания, и relocatable. Множественные населенности bitstreams конфигурации могут эволюционировать параллельно над сетью.

 
Web www.patentalert.com

< (none)

< Search system and method for retrieval of data, and the use thereof in a search engine

> System and method for testing a microprocessor with an onboard test vector generator

> (none)

~ 00033