In a capacitive load drive circuit, in order to bring an output terminal
used for supplying a drive voltage to a non-selected capacitive load into
a high impedance state and in order to prevent the capacitive load from
being unnecessarily driven by electric charge flowing to parasitic diodes
at the output terminal, such as to prevent a non-selected
electroluminescence element from turning on, a synchronizing unit
generates second selecting signals by synchronizing first selecting
signals to a clock signal constituting a basis of a drive signal of a
common inverter for generating drive voltage to a common output terminal
of plural electroluminescence elements, a drive signal generating unit
brings individual output terminals into the high impedance state based
thereon and a timing thereof is synchronized to a timing at which a
potential difference between two poles of the non-selected
electroluminescence element is nullified.
Em um circuito de movimentação capacitivo da carga, a fim trazer um terminal de saída usado fornecendo uma tensão da movimentação a uma carga capacitiva non-selecionada em um estado elevado do impedance e a fim impedir a carga capacitiva esteja dirigida desnecessariamente pela carga elétrica que flui aos diodos parasíticos no terminal de saída, como para impedir que um elemento non-selecionado do electroluminescence gire sobre, uma unidade sincronizando gera em segundo selecionar sinais sincronizando sinais primeiramente selecionando a um sinal do pulso de disparo que constitui uma base de um sinal de movimentação de um inversor comum para gerar a tensão da movimentação a um terminal de saída comum de elementos plurais do electroluminescence, um sinal de movimentação que gera a unidade traz terminais de saída individuais elevado no impedance o estado baseado thereon e um sincronismo disso são sincronizados a um sincronismo em que uma diferença potencial entre dois pólos do elemento non-selecionado do electroluminescence é anulada.