To achieve high performance at low cost, an integrated digital signal
processor uses an architecture which includes both a general purpose
processor and a vector processor. The integrated digital signal processor
also includes a cache subsystem, a first bus and a second bus. The cache
subsystem provides caching and data routing for the processors and buses.
Multiple simultaneous communication paths can be used in the cache
subsystem for the processors and buses. Furthermore, simultaneous reads
and writes are supported to a cache memory in the cache subsystem.
Para conseguir o desempenho elevado no custo baixo, um processador integrado do sinal digital usa uma arquitetura que inclua um processador da finalidade geral e um processador do vetor. O processador integrado do sinal digital inclui também um subsistema do esconderijo, uma primeira barra-ônibus e uma segunda barra-ônibus. O subsistema do esconderijo fornece caching e roteamento dos dados para os processadores e as barras-ônibus. Os trajetos de comunicação simultâneos múltiplos podem ser usados no subsistema do esconderijo para os processadores e as barras-ônibus. Além disso, simultâneo lê e escreve são suportados a uma memória de esconderijo no subsistema do esconderijo.