An efficient method for optimizing RC circuit design to reduce delay. The method comprises: calculating a first moment and a second moment of impulse response for an RC circuit; (2) computing a delay value for each node of the RC circuit utilizing the first and second moments by multiplying the natural logarithm of 2 with a division of the squared power of the first impulse moment by the square root of the second impulse moment; and (3) analyzing each node to determine if the delay at that node is at a desired optimization condition for optimizing the circuit response.

Une méthode efficace pour optimiser la conception de circuit de RC pour réduire retardent. La méthode comporte : calcul d'un premier moment et d'un deuxième moment de réponse d'impulsion pour un circuit de RC ; (2) calculant une valeur de retarder pour chaque noeud du circuit de RC utilisant les premiers et deuxièmes moments en multipliant le logarithme normal de 2 avec une division de la puissance carrée du premier moment d'impulsion par la racine carrée du deuxième moment d'impulsion ; et (3) analysant chaque noeud pour déterminer si le retarder à ce noeud est à un état désiré d'optimisation pour optimiser la réponse de circuit.

 
Web www.patentalert.com

< (none)

< USE OF SEQUENCING INFORMATION IN A LOCAL HEADER THAT ALLOWS PROPER SYNCHRONIZATION OF PACKETS TO SUBSIDIARY INTERFACES WITHIN THE POST-PROCESSING ENVIRONMENT OF AN MPEG-2 PACKET DEMULTIPLEXING ARCHITECTURE

> Internet-enabled service management system and method

> (none)

~ 00041