An electrical signal is communicated between a first device and a second device during a plurality of active clock periods, where the electrical signal is in one of multiple possible states during each of the active clock periods. Timing circuitry within one of the first and second devices detects a predetermined sequence of states in the electrical signal, and in response to detecting the predetermined sequence, adjusts the timing of a subsequent state of the electrical signal with respect to an associated active clock period. Adjustment of signal timing in this manner is useful in reducing signal error due to the line charging effect.

Een elektrosignaal wordt meegedeeld tussen een eerste apparaat en een tweede apparaat tijdens een meerderheid van actieve klokperiodes, waar het elektrosignaal in één van veelvoudige mogelijke staten tijdens elk van de actieve klokperiodes is. Het schakelschema van de timing binnen één van de eerste en tweede apparaten ontdekt een vooraf bepaalde opeenvolging van staten in het elektrosignaal, en in antwoord op het ontdekken van de vooraf bepaalde opeenvolging, aanpast de timing van een verdere staat van het elektrosignaal met betrekking tot een bijbehorende actieve klokperiode. De aanpassing van signaaltiming op deze wijze is nuttig in het verminderen van signaalfout toe te schrijven aan het lijn het laden effect.

 
Web www.patentalert.com

< (none)

< Parallel index maintenance

> Method and apparatus for accessing an ordered array structure

> (none)

~ 00042