A system and method for developing a circuit design for a programmable
logic device. A tool is provided for interactively modifying a
configuration bitstream, downloading the bitstream to a programmable logic
device (PLD), and reading back and displaying state information from the
PLD. In one embodiment, the tool is command driven. Responsive to a first
command, the tool implements a selected logic core from a library of
run-time parameterizable logic cores in a configuration bitstream. The
bitstream can be automatically downloaded to the PLD as part of the first
command, or alternatively, using a separate command. A second command is
available for applying a clock signal to the PLD. After application of the
clock signal, the states of selected elements implemented by the logic
core are reported.
Un sistema y un método para desarrollar un diseño de circuito para un dispositivo de lógica programable. Una herramienta se proporciona para recíprocamente modificar un bitstream de la configuración, descargar el bitstream a un dispositivo de lógica programable (PLD), y leer detrás y exhibir la información del estado del PLD. En una encarnación, la herramienta es comando conducido. Responsivo a un primer comando, la herramienta pone una base seleccionada de la lógica en ejecucio'n de una biblioteca de los corazones parameterizable run-time de la lógica en un bitstream de la configuración. El bitstream se puede descargar automáticamente al PLD como parte del primer comando, o alternativomente, con un comando separado. Un segundo comando está disponible para aplicar una señal del reloj al PLD. Después del uso de la señal del reloj, los estados de los elementos seleccionados puestos en ejecucio'n por la base de la lógica se divulgan.