One embodiment of the present invention provides a method for synchronizing a data signal and a data strobe signal received from a random access memory. The method operates by initiating a read operation by sending a target address to the random access memory. Next, the method receives a data signal from the random access memory containing data retrieved from the target address. This data signal is passed through an input driver into a register. by asserting an enable signal on the input driver. This enable signal passes through a first programmable delay circuit that has been programmed with a first delay value before feeding into the input driver. At the same time, the method receives a data strobe signal from the random access memory. This data strobe signal is passed through a second programmable delay circuit that has been programmed with a second delay value and is then used to latch the data signal into the register. One embodiment of the present invention further comprises determining the first delay value and the second delay value by performing test read operations using a plurality of different combinations of different first delay values and different second delay values. In a variation on this embodiment, the test read operations are performed by initialization code during a system boot process.

Una encarnación de la actual invención proporciona un método para sincronizar una señal de los datos y una señal del estroboscópico de los datos recibidas de una memoria de acceso al azar. El método funciona iniciando una operación leída enviando una dirección de la blanco a la memoria de acceso al azar. Después, el método recibe una señal de los datos de la memoria de acceso al azar que contiene los datos recuperados de la dirección de la blanco. Esta señal de los datos se pasa a través de un conductor de la entrada en un registro. afirmando una señal de permitir en el conductor de la entrada. Este permita los pasos de la señal con un primer programable retrasa el circuito que se ha programado con un primer retrasa valor antes de alimentar en el conductor de la entrada. En el mismo tiempo, el método recibe una señal del estroboscópico de los datos de la memoria de acceso al azar. Esta señal del estroboscópico de los datos se pasa con un segundo programable retrasa el circuito que se ha programado con un segundo retrasa valor y después se utiliza trabar la señal de los datos en el registro. Una encarnación de la actual invención más futura abarca la determinación del primera retrasa valor y la segunda retrasa valor realizando las operaciones leídas de la prueba que usan una pluralidad de diversas combinaciones de diverso primeras retrasa valores y diverso segundo retrasa valores. En una variación en esta encarnación, las operaciones leídas de la prueba son realizadas por el código de inicialización durante un proceso del cargador del sistema.

 
Web www.patentalert.com

< (none)

< Bi-or multifunctional molecules based on a dendroaspin scaffold

> Antisense modulation of WRN expression

> (none)

~ 00045