A self-configurable, adaptable and programmable (hereinafter "CAP") I/O bus
(15) is provided in a digital computer (11) to establish compatibility
between the input/output bus of computer (11) and an incompatible
input/output bus of an external module (12). Computer (11) includes a
field programmable gate array (FPGA) (31) for translating the bus
configuration used by module (12) to that employed by computer (11). Two
preselected CAP I/O Bus conductors (17, 18) pass an identification number
from the module (12) to computer (11) that points to the location of the
information necessary to compatibly configure FPGA (31). This information,
which includes a bus logic FPGA image file and a device driver, and may
include a protocol driver, may be found in one of several locations,
including onboard computer (11) in memory, onboard module (12), or at an
external site such as a server (28) accessible via the Internet. Computer
(11) retrieves the configuration information from the location
corresponding to the identification number, configures FPGA (31) and
establishes communication between the two input/output buses.
Обеспечены, что в цифровом компьютере (11) устанавливает собственн-self-configurable, adaptable и programmable (hereinafter "КРЫШКА") шина I/O (15) совместимость между шиной вход-выхода компьютера (11) и несовместимой шиной вход-выхода внешнего модуля (12). Компьютер (11) вклюает проходной массив поля programmable (FPGA) (31) для переводить конфигурацию шины используемую модулем (12) к тому используемому компьютером (11). 2 заранее выбранных проводника шины КРЫШКИ I/O (17, 18) передают идентификационным номером от модуля (12) к компьютеру (11) который пункты к положению информации обязательно совместимо для того чтобы установить FPGA (31). Эта информация, которая вклюает архив изображения логики FPGA шины и водителя приспособления, и может включить водителя протокола, может быть найдена в одном из нескольких положений, вклюающ на компьютере (11) в память, на модуле (12), или на внешнее место such as сервер (28) доступный через интернет. Компьютер (11) retrieves данные по конфигурации от положения соответствуя к идентификационному номеру, устанавливает FPGA (31) и устанавливает сообщение между 2 шинами вход-выхода.