A method for determining an equivalent load at the output of a gate driving
an interconnect having resistive, inductive and capacitive elements. The
method includes modeling the interconnect utilizing a passive driving
point model to derive a realizable reduced order circuit for the
interconnect. In an advantageous embodiment, the realizable reduced order
circuit includes a first resistance parallel-coupled to an inductance and
series-coupled to a pi-model equivalent circuit that includes a second
resistance and first and second capacitances.
Eine Methode für die Bestimmung einer gleichwertigen Last am Ausgang eines Gatters, das eine Verknüpfung hat die widerstrebenden, induktiven und kapazitiven Elemente fährt. Die Methode schließt das Modellieren der Verknüpfung ein, die ein passives treibendes Punktmodell verwendet, um einen realisierbaren verringerten Auftrag Stromkreis für die Verknüpfung abzuleiten. In einer vorteilhaften Verkörperung schließt der realisierbare verringerte Auftrag Stromkreis einen ersten Widerstand parallel-verbunden zu einer Induktanz und Reihe-verbunden zu einem PU-Modell Ersatzschaltbild ein, das einen zweiten Widerstand und zuerst und zweite Kapazitanzen einschließt.