A PLL (phase-locked loop) circuit is configured with a phase-error
detection circuit comprises the following: a provisional judge circuit for
provisionally judging a data signal being input to an A/D converter into
three levels of 1, 0, and -1; a pattern detector which, among data signals
being input in accordance with a result of the provisional judgment,
checks a transition pattern ranging from a data signal that precedes one
clock cycle to the actually present data signal, and then, when a specific
pattern is detected, instructs a selector to select output data from the
A/D converter; and the selector which, in compliance with instruction from
the pattern detector, selects phase-error data from data signals output
from the A/D converter, and then converts the selected phase-error data
into an electric current before externally delivering it as an
error-current.
Ένα (με κλείδωμα φάσης βρόχος) κύκλωμα PLL διαμορφώνεται με ένα κύκλωμα ανίχνευσης φάση-λάθους περιλαμβάνει τα εξής: ένα προσωρινό κύκλωμα δικαστών για προσωρινά να κρίνει ένα σήμα στοιχείων που εισάγεται σε έναν μετατροπέα A/D σε τρία επίπεδα 1 ..0, και -1 ένας ανιχνευτής σχεδίων που, μεταξύ των σημάτων στοιχείων που εισάγονται σύμφωνα με ένα αποτέλεσμα της προσωρινής κρίσης, ελέγχει ένα σχέδιο μετάβασης που κυμαίνεται από ένα σήμα στοιχείων που προηγείται ενός κύκλου ρολογιών στο πραγματικά παρόν σήμα στοιχείων, και έπειτα, όταν ανιχνεύεται ένα συγκεκριμένο σχέδιο, καθοδηγεί έναν επιλογέα για να επιλέξει τα δεδομένα εξόδου από το μετατροπέα A/D και ο επιλογέας που, σύμφωνα με την οδηγία από τον ανιχνευτή σχεδίων, επιλέγει τα στοιχεία φάση-λάθους από την παραγωγή σημάτων στοιχείων από το μετατροπέα A/D, και μετατρέπει έπειτα τα επιλεγμένα στοιχεία φάση-λάθους σε ένα ηλεκτρικό ρεύμα πριν από εξωτερικά να παραδώσει τα ως λάθος-ρεύμα.