A method and apparatus for handling the refresh of a DRAM array or other
memory array requiring periodic refresh operations so that the refresh
does not require explicit control signaling nor handshake communication
between the memory array and an external accessing client. The method and
apparatus handles external accesses and refresh operations such that the
refresh operations do not interfere with the external accesses under any
conditions. As a result, an SRAM compatible device can be built from DRAM
or 1-Transistor cells. A clock division scheme is implemented to perform
external accesses during one portion of a clock cycle, and required
refresh operations during another portion of the same clock cycle.
Um método e um instrumento para segurar refrescar de um DRAM põem ou outro reque da disposição da memória periódico refresca operações de modo que refrescar não requeira sinalizar do controle nem uma comunicação explícita do handshake entre a disposição da memória e um cliente de acesso externo. Os acessos externos dos punhos do método e do instrumento e refrescam operações tais que as operações refrescar não interferem com os acessos externos sob nenhumas circunstâncias. Em conseqüência, um dispositivo compatível de SRAM pode ser construído do DRAM ou das pilhas 1-Transistor. Um esquema da divisão do pulso de disparo é executado para executar acessos externos durante uma parcela de um ciclo de pulso de disparo, e requerido refresque operações durante uma outra parcela do mesmo ciclo de pulso de disparo.