An apparatus for producing one or more clock signals comprises a plurality of delay elements sequentially connected and logic circuitry connected to several of the plurality of delay elements. A clock signal fed through the plurality of delay elements produces multiple delayed versions of the clock signal. Logic circuitry selects and combines the delayed clock signal versions to produce one or more output clock signals, each having a frequency that is a selected fraction of the input clock signal. An associated method delays the input clock signal N times sequentially for a natural number N. then selects a series of time splices of the delayed clock signals to produce an output clock signal. In some implementations the input clock signal can be referenced to a reference clock signal. The output clock signal frequency can be set to (N/M).times.f.sub.ref, for a natural number M and reference clock signal frequency f.sub.ref. The apparatus and associated method can flexibly produce a large variety of output clock frequencies and frequency ratios, lock to f.sub.ref with a dynamic response independent of the output frequency range and can be optimized to a single reference frequency, need not relock to change output frequency, and reduce clock skew.

Прибор для производить one or more сигналы часов состоит из множественности задерживает последовательн соединенные элементы и сети логики подключенные к несколько из множественности задерживают элементы. Сигнал часов подал через множественность задерживает элементы производит множественные задержанные варианты сигнала часов. Сети логики выбирают и совмещают задержанные варианты сигнала часов для того чтобы произвести one or more ые сигналы часов, каждое имея частотой которая будет выбранная часть сигнала часов входного сигнала. Associated метод задерживает сигнал н, котор часов входного сигнала времена последовательн для естественного N номера после этого выбирают серию соединений времени задержанных сигналов часов произвести сигнал часов выхода. В некоторых вставках сигнал часов входного сигнала можно снабдить ссылками к сигналу часов справки. Частоту сигнала часов выхода можно установить к (N/M).times.f.sub.ref, для естественного номера м и частоты f.sub.ref сигнала часов справки. Прибор и associated метод могут гибко произвести большое разнообразие частот часов выхода и коэффициентов частоты, зафиксировать к f.sub.ref с динамической реакцией независимо частотного ряда выхода и могут быть оптимизированы к одиночной частоте справки, relock для того чтобы изменить частоту выхода, и уменьшают skew часов.

 
Web www.patentalert.com

< (none)

< Automated diagnosis of printer systems using Bayesian networks

> Fault-tolerant neighborhood-disjoint address logic for solid state memory

> (none)

~ 00064