A system and method for evolving configuration bitstreams for a
programmable logic device are disclosed. A plurality of data structures
having respective sets of data are established. From the sets of data,
respective configuration bitstreams are generated, wherein the sets of
data are mapped to positions in the bitstreams. The configuration
bitstreams are then evaluated for relative suitability to meet
predetermined criteria when deployed on a programmable logic device. From
the relative suitability of the configuration bitstreams, next-generation
data for the data structures are generated using a genetic algorithm
applied to sets of data. In the various embodiments, the configuration
bitstreams eliminate resource contentions, selectively eliminate
asynchronous behavior, include built-in test circuits, and are
relocatable. Multiple populations of configuration bitstreams can evolve
in parallel over a network.
Een systeem en een methode voor evoluerende configuratie bitstreams voor een programmeerbaar logicaapparaat worden onthuld. Een meerderheid van gegevensstructuren die respectieve reeksen gegevens hebben wordt gevestigd. Van de reeksen gegevens, wordt de respectieve configuratie bitstreams geproduceerd, waarin de reeksen gegevens in posities in bitstreams in kaart worden gebracht. De configuratie wordt bitstreams dan geƫvalueerd voor relatieve geschiktheid om aan vooraf bepaalde criteria te voldoen wanneer opgesteld op een programmeerbaar logicaapparaat. Van de relatieve geschiktheid van de configuratie bitstreams, worden de volgende-generatiegegevens voor de gegevensstructuren geproduceerd gebruikend een genetisch algoritme dat op reeksen gegevens wordt toegepast. In de diverse belichamingen, elimineert de configuratie bitstreams middelgeschillen, elimineer selectief asynchroon gedrag, omvat ingebouwde testkringen, en zijn relocatable. De veelvoudige bevolking van configuratie bitstreams kan parallel over een netwerk tegelijkertijd evolueren.