A circuit for driving a cathode ray tube (CRT) with cathode current detection. Specifically, the present invention discloses a CRT driver circuit comprising a push-pull configuration comprising upper and lower stages of darlington paired transistors. In the lower stage, a lower prestage circuit generates a video output signal in response to a video input signal that is amplified to drive a cathode electrode of a coupled CRT. In the upper stage, an upper prestage circuit of transistors drives a voltage divider for splitting a high voltage supply between the transistors in the lower prestage circuit. In both the upper and lower stages of darlington paired transistors, upper and lower output stages of transistors are electrically active only during transient periods of the video input signal. As such, a cathode current from a static test signal can be measured from an output through the lower prestage circuit.

Un circuit pour conduire un tube cathodique (tube) avec la détection de courant de cathode. Spécifiquement, la présente invention révèle un circuit de conducteur de tube comportant une configuration va-et-vient comportant les étapes supérieures et inférieures des transistors appareillés par darlington. À l'étape inférieure, un circuit de préphase inférieur produit d'un signal de sortie visuel en réponse à un signal d'entrée visuel qui est amplifié pour conduire une électrode de cathode d'un tube couplé. À l'étape supérieure, un circuit de préphase supérieur des transistors conduit un diviseur de tension pour dédoubler un approvisionnement à haute tension entre les transistors dans le circuit de préphase inférieur. Aux étapes supérieures et inférieures des transistors appareillés par darlington, les étapes supérieures et inférieures de rendement des transistors sont électriquement en activité seulement pendant des périodes passagères du signal d'entrée visuel. En tant que tels, un courant de cathode d'un signal statique d'essai peut être mesuré à partir d'un résultat par le circuit de préphase inférieur.

 
Web www.patentalert.com

< Method of designing an integrated circuit memory architecture

< Charge pump using dynamic charge balance compensation circuit and method of operation

> High-speed current-mirror circuitry and method of operating the same

> Digital signal processor and method for prioritized access by multiple core processors to shared device

~ 00065