For triggering actions synchronous with a system clock in an electronic
system comprising a management processor, a program memory and peripheral
units, the sequencer comprises: an instruction register including a date
field for containing an instruction execution date, an instruction code
field and a data field, means for loading the instruction register from
the program memory via a DMA channel, a comparator receiving a current
date obtained from the system clock and the execution date contained in
the date field of the instruction register, and a control logic unit for
decoding the contents of the instruction code and data fields of the
instruction register and triggering actions deduced from such decoding at
the time the comparator shows that the current date has reached the
execution date in the peripheral units and without intervention by the
management processor.
Para provocar as ações synchronous com um pulso de disparo do sistema em um sistema eletrônico que compreende um processador da gerência, uma memória do programa e umas unidades periféricas, o sequencer compreendem: um registo da instrução including um campo da data para conter uma data da execução da instrução, um campo do código da instrução e um campo de dados, os meios para carregar o registo da instrução da memória do programa através de uma canaleta de acesso direto da memória, um comparador que recebem uma data atual obtida do pulso de disparo do sistema e a data da execução contida no campo da data da instrução registam, e uma unidade da lógica de controle para descodificar os índices dos campos do código e de dados da instrução do registo da instrução e provocar as ações deduzidas de tal descodificação então o comparador mostra que a data atual alcançou a data da execução nas unidades periféricas e sem intervenção pelo processador da gerência.