A system has a processor with multiple states, including an awake state and a sleep state, a memory subsystem including a memory controller and memory devices, and a second memory. The system uses software in the second memory to initialize the memory controller upon a transition from a sleep state to an awake state. The system detects a wake event trigger, and in response to the wake event trigger, executes software stored in the second memory to initialize the memory controller, and then executes software out of the first memory after the initialization.

Un sistema tiene un procesador con los estados múltiples, incluyendo un estado despierto y un estado del sueño, un subsistema de la memoria incluyendo un regulador de la memoria y los dispositivos de memoria, y una segunda memoria. El sistema utiliza software en la segunda memoria para inicializar el regulador de la memoria sobre una transición de un estado del sueño a un estado despierto. El sistema detecta un disparador del acontecimiento de la estela, y en respuesta al disparador del acontecimiento de la estela, ejecuta el software almacenado en la segunda memoria para inicializar el regulador de la memoria, y después ejecuta software fuera de la primera memoria después de la inicialización.

 
Web www.patentalert.com

< Method and apparatus for execution of an application during computer pre-boot operation and post-boot under normal OS control

< Method of responding to I/O request and associated reply descriptor

> Interrupt optimization using storage time for peripheral component events

> Method and an arrangement for integrated radio telecommunication via a CATV network

~ 00073