A method and system for choosing the control processor for booting a
multiprocessor system (10) in accordance with a memory (42). A computer
system (10) includes a plurality of computer processors (12). The
processors (12) use a memory bus (18) to communicate with the main memory
(20). A second bus (30) connects the processors (12) to an interupt
controller (34). The second bus (30) includes multiple bus request lines
(14). An initialization control circuit (32) also communicates with the
second bus (30). Memory (42) in the initialization control circuit (32)
holds data identifying at least one of the processors (12) and when power
is first provided to the system, the initialization control circuit (32)
operates to assert signals on the bus request lines (14) such that the
identified processor initializes the computer system.
Μια μέθοδος και ένα σύστημα για τον επεξεργαστή ελέγχου για την έναρξη ενός συστήματος πολυεπεξεργαστών (10) σύμφωνα με μια μνήμη (42). Ένα συγκρότημα ηλεκτρονικών υπολογιστών (10) περιλαμβάνει μια πολλαπλότητα των επεξεργαστών υπολογιστών (12). Οι επεξεργαστές (12) χρησιμοποιούν ένα λεωφορείο μνήμης (18) για να επικοινωνήσουν με την κύρια μνήμη (20). Ένα δεύτερο λεωφορείο (30) συνδέει τους επεξεργαστές (12) με έναν ελεγκτή interupt (34). Το δεύτερο λεωφορείο (30) περιλαμβάνει τις πολλαπλάσιες γραμμές αιτήματος λεωφορείων (14). Ένα κύκλωμα ελέγχου έναρξης (32) επίσης επικοινωνεί με τη δεύτερη μνήμη λεωφορείων (30). (42) στο κύκλωμα ελέγχου έναρξης (32) φυλάσσει τα στοιχεία που προσδιορίζουν τουλάχιστον ενός από τους επεξεργαστές (12) και όταν προβλέπεται αρχικά η εξουσία στο σύστημα, το κύκλωμα ελέγχου έναρξης (32) λειτουργεί για να βεβαιώσει τα σήματα στις γραμμές αιτήματος λεωφορείων (14) έτσι ώστε ο προσδιορισμένος επεξεργαστής μονογράφει το συγκρότημα ηλεκτρονικών υπολογιστών.