A precharge circuit is composed of (a) a reference signal input section, to
which at least one precharge reference potential is inputted, (b) a
control signal input section, to which at least one control signal is
inputted, (c) a plurality of signal delay sections for sequentially
delaying an output of the control signal input section, and (d) a
reference signal switching section for switching, in accordance with
outputs of the signal delay sections, between a state of outputting the
precharge reference potential of the reference signal input section to
each of the data signal lines and a state of non-outputting the same
thereto. With this arrangement, the precharge control signal is
sequentially delayed within the precharge circuit by the delay circuits
composed of inverter circuits or the like, so that timings at which the
precharge reference potential is written in the data signal lines are
dispersed. By sequentially delaying the control signal within the
precharge circuit, reduction of power consumption and excellent image
display are realized.
Un circuito di precarica si compone (a) di sezione di input del segnale di riferimento, a cui almeno un potenziale di riferimento di precarica è immesso, (b) una sezione di input del segnale di controllo, a cui almeno un segnale di controllo è immesso, (c) una pluralità di segnale fa ritardare le sezioni per in sequenza delaying un'uscita della sezione di input del segnale di controllo e (d) una sezione di commutazione del segnale di riferimento per la commutazione, in conformità con le uscite del segnale fa ritardare le sezioni, fra un dichiarare di produzione il potenziale di riferimento di precarica della sezione di input del segnale di riferimento a ciascuno dei segnali di dati e del dichiarare di non-produzione dello stesso a ciò. Con questa disposizione, il segnale di controllo di precarica è fatto ritardare in sequenza all'interno del circuito di precarica dal fa ritardare i circuiti composti di circuiti dell'invertitore e simili, di modo che le sincronizzazioni a cui il potenziale di riferimento di precarica è scritta nei segnali di dati sono dispersi. In sequenza da delaying il segnale di controllo all'interno del circuito di precarica, la riduzione di assorbimento di corrente di energia e l'esposizione eccellente di immagine sono realizzati.