A computer-aided design supporting system for a semiconductor device
includes a cell library, an arranging tool and a wiring tool. The cell
library stores a plurality of logic cell patterns, a plurality of power
supply cell patterns, and a plurality of ground cell patterns. A logic
device pattern of the semiconductor device includes one of the plurality
of logic cell patterns, one of the plurality of power supply cell
patterns, and one of the plurality of ground cell patterns. The arranging
tool arranges selected ones of the plurality of logic cell patterns,
selected ones of the plurality of power supply cell patterns and selected
ones of the plurality of ground cell patterns on cell tracks individually
and independently in response to an arrange instruction. The wiring tool
connects between the selected logic cell patterns, between the selected
power supply cell patterns and between the selected ground cell patterns
arranged on the cell tracks in response to a wiring instruction to form a
pattern of the semiconductor device.
Ein stützendes System des computergestützten Designs für ein Halbleiterelement schließt eine Zellenbibliothek, ein ordnendes Werkzeug und ein Verdrahtung Werkzeug mit ein. Die Zellenbibliothek speichert eine Mehrzahl der Logikzelle Muster, eine Mehrzahl der Spg.Versorgungsteil-Zelle Muster und eine Mehrzahl der Grundzelle Muster. Ein Digitalbausteinmuster des Halbleiterelements schließt ein der Mehrzahl der Logikzelle Muster, eins der Mehrzahl der Spg.Versorgungsteil-Zelle Muster und eins der Mehrzahl der Grundzelle Muster mit ein. Das ordnende Werkzeug ordnet vorwählte eine der Mehrzahl der Logikzelle Muster, vorgewählte der Mehrzahl der Spg.Versorgungsteil-Zelle Muster und vorgewählte der Mehrzahl der Grundzelle Muster auf Zelle Schienen einzeln und unabhängig in Erwiderung auf eine ordnenanweisung. Das Verdrahtung Werkzeug schließt zwischen den vorgewählten Logikzelle Mustern, zwischen den vorgewählten Spg.Versorgungsteil-Zelle Mustern und zwischen den vorgewählten Grundzelle Mustern an, die auf den Zelle Schienen in Erwiderung auf eine Verdrahtung Anweisung, ein Muster des Halbleiterelements zu bilden geordnet werden.