A class-D amplifier having a high power supply rejection ratio (PSRR) while
accepting a digital input signal and not requiring an output signal
filter, thereby being ideally suited for integration as part of a system
on a chip. The input signal is converted by a first delta-sigma modulator
to provide a first multivalue digital signal representing the desired
output. This first multivalue digital signal is combined with a second
multivalue digital signal provided by a second delta-sigma modulator to
provide a third multivalue digital signal. This third multivalue digital
signal is converted to binary digital output signals for differentially
driving a load. These binary digital output signals are also fed back and
combined with the first multivalue digital signal to provide the feedback
signal for the second delta-sigma modulator.
Een versterker klasse-D die een de verwerpingsverhouding heeft van de hoge machtslevering (PSRR) terwijl het goedkeuren van een digitaal inputsignaal en het vereisen van geen filter die van het outputsignaal, daardoor ideaal gezien voor integratie als deel van een systeem op een spaander wordt aangepast. Het inputsignaal wordt omgezet door een eerste delta-sigmamodulator om een eerste multivalue digitaal signaal te verstrekken dat de gewenste output vertegenwoordigt. Dit eerste multivalue digitale signaal wordt met een tweede multivalue digitaal signaal gecombineerd dat door een tweede delta-sigmamodulator wordt verstrekt een derde multivalue digitaal signaal te verstrekken. Dit derde multivalue digitale signaal wordt omgezet in binaire digitale outputsignalen voor differentially het drijven van een lading. Deze binaire digitale outputsignalen worden ook teruggekoppeld en met het eerste multivalue digitale signaal gecombineerd om het terugkoppelingssignaal voor de tweede delta-sigmamodulator te verstrekken.