Bit lines are arranged with minimum width and minimum space in a chip, and each bit line is given a maximum of first potential difference. The minimum space is the value which will not make a line short-circuit in a line due to dielectric strength, when the first potential difference is applied across the bit lines. This value may be the design rule or the minimum dimensions capable of being processed by lithography. A second potential difference lager than the first potential difference is applied across a shielded power line and the bit lines. The shielded power line is not adjacent to the bit lines in the wiring width direction in the area where the bit lines are arranged with the minimum space.

Линии бита аранжированы с минимальным космосом ширины и минимума в обломоке, и дают каждой линии бита максимум первой потенциальной разницы. Минимальным космосом будет значение не сделает линию закоротить в линии должной к электрической прочности, когда первая потенциальная разница будет приложена через линии бита. Этим значением может быть правилом конструкции или размерами минимума способными быть обработанным литографированием. Второй потенциальный lager разницы чем первая потенциальная разница приложен через защищаемую электролинию и линии бита. Защищаемая электролиния не за линиями бита в направлении ширины проводки в области где линии бита аранжированы с минимальным космосом.

 
Web www.patentalert.com

< Self-contained device integrating nucleic acid extraction, amplification and detection

< Read channel generating absolute value servo signal

> Semiconductor integrated circuit device and semiconductor device system

> Semiconductor device having fuses or anti-fuses

~ 00092