The invention relates to the design of highly reliable microprocessors and
more specifically to the use of a dedicated state machine that
periodically checks the validity of critical processor resources. In an
embodiment of the present invention, an apparatus to detect errors in
information stored in a processor resource includes an error detection
component, which is configured to control the detection of errors in the
information stored in the processor resource; and a comparison component
coupled to the error detection component, which is configured to receive
the information from the processor resource and inputs from the detection
component. The comparison component is further configured to determine if
the information is valid, and to output a signal to replace the
information if the information if invalid.
Η εφεύρεση αφορά το σχέδιο των ιδιαίτερα αξιόπιστων μικροεπεξεργαστών και πιό συγκεκριμένα τη χρήση μιας αφιερωμένης κρατικής μηχανής που ελέγχει περιοδικά την ισχύ των κρίσιμων πόρων επεξεργαστών. Σε μια ενσωμάτωση της παρούσας εφεύρεσης, μια συσκευή για να ανιχνεύσει τα λάθη στις πληροφορίες που αποθηκεύονται σε έναν πόρο επεξεργαστών περιλαμβάνει ένα τμήμα ανίχνευσης λάθους, το οποίο διαμορφώνεται για να ελέγξει την ανίχνευση των λαθών στις πληροφορίες που αποθηκεύονται στον πόρο επεξεργαστών και ένα τμήμα σύγκρισης που συνδέεται με το τμήμα ανίχνευσης λάθους, το οποίο διαμορφώνεται για να λάβει τις πληροφορίες από τον πόρο επεξεργαστών και τις εισαγωγές από το τμήμα ανίχνευσης. Το τμήμα σύγκρισης διαμορφώνεται περαιτέρω για να καθορίσει εάν οι πληροφορίες ισχύουν, και στην παραγωγή ένα σήμα να αντικαταστήσουν τις πληροφορίες εάν οι πληροφορίες εάν άκυρος.