A power management PC expansion card controller that includes power on
reset circuitry to reset power management enable registers during a reset
period, thereby ensuring that the PME registers correctly identify the
power management capabilities of the controller. Once the PME registers
are reset, an instruction may be provided to change the state of the
registers from a default reset state to a state that supports advanced
power management capabilities, for example wake-up functions.
Additionally, the controller includes blocking circuitry to block
conventional reset signals from resetting the power management and
proprietary registers if the PME register is instructed to change states,
thereby preserving the data contained in the power management and
proprietary registers against future reset events. The controller of the
present invention supports advanced power management specifications
without requiring additional pinout arrangement or reassignment of pin
functionality, so that the controller of the present invention can be
implemented in current computer system without a the need for retooling or
re-layout of system board circuitry and wiring diagrams.
Un contrôleur de carte d'expansion de PC de gestion de puissance qui inclut la puissance sur des circuits de remise de remettre à zéro la gestion de puissance permettent des registres pendant une période de remise, s'assurant de ce fait que les registres de PME identifient correctement les possibilités de gestion de puissance du contrôleur. Une fois que les registres de PME sont remis à zéro, une instruction peut être fournie pour changer l'état des registres d'un état de remise de défaut à un déclarer qui soutient des possibilités avançées de gestion de puissance, par exemple la commande fonctionne. En plus, le contrôleur inclut bloquer des circuits pour bloquer les signaux "Reset" conventionnels de remettre à zéro les registres de gestion et de propriétaire de puissance si le registre de PME est chargé pour changer des états, préservant de ce fait les données contenues dans les registres de gestion et de propriétaire de puissance contre de futurs événements de remise. Le contrôleur de la présente invention soutient des caractéristiques avançées de gestion de puissance sans exiger l'arrangement de pinout ou la rattribution additionnel de la goupille fonctionnalité, de sorte que le contrôleur de la présente invention puisse être mis en application dans le système informatique courant sans le besoin de se rééquiper ou re-disposition des diagrammes de circuits et de câblage de panneau de système.