A circuit for testing a ferroelectric capacitor in a FRAM includes: a test
pulse signal generating part; a digital test pulse providing part,
responsive to the test pulse signal; an n-bit counter, responsive to the
digital test pulse signal as a clock signal; a measuring control signal
providing part; a write pulse bar signal generating part; an input drive
control part for receiving a reference voltage signal, a voltage signal at
the first electrode of the ferroelectric capacitor, the measuring control
signal, and the write pulse bar signal, and applying a driving voltage to
the second electrode of the ferroelectric capacitor in response to the
test pulse signal, and a measured result forwarding part for receiving the
reference voltage signal and the voltage signal from the first electrode,
and amplifying and forwarding a voltage variation between the electrodes
of the ferroelectric capacitor.
Un circuito per la prova del condensatore ferroelectric in un FRAM include: un segnale di impulso della prova che genera parte; un impulso digitale della prova purchè parte, sensible a reagire al segnale di impulso della prova; un contatore della n-punta, sensible a reagire al segnale di impulso digitale della prova come segnale dell'orologio; un segnale di controllo di misurazione purchè parte; un segnale della barra di impulso di scrittura che genera parte; una parte di controllo dell'azionamento dell'input per la ricezione del segnale di tensione di riferimento, un segnale di tensione al primo elettrodo del condensatore ferroelectric, il segnale di controllo di misurazione ed il segnale della barra di impulso di scrittura ed applicarsi una tensione movente al secondo elettrodo del condensatore ferroelectric in risposta al segnale di impulso della prova e una parte misurata di spedizione di risultato per la ricezione del segnale di tensione di riferimento ed il segnale di tensione dal primo elettrodo e l'amplificazione e la spedizione una variazione di tensione fra gli elettrodi del condensatore ferroelectric.