A technique is described for enabling routing of metallisation wires over
sensitive cells of an integrated circuit by means of a global router after
the cell circuits have been designed. At least one cell includes dedicated
route paths (32, 36, 40, 46) as part of the cell design. The paths may
include alternative paths (32 and 36), and concurrently usable paths (40
and 46). By including the routes as part of the cell design, the
subsequent problems of a global routing tool routing wires over sensitive
areas of the cell can be avoided, and the number of wire routes can be
controlled. The global router operates by detecting whether dedicated
routes are provided and, if so, identifying the entry/exit points for
routes to be used.
Una tecnica è descritta per permettere il percorso delle cellule sensibili dell'eccedenza dei legare di metalizzazione di un circuito integrato per mezzo di un router globale dopo che i circuiti delle cellule siano stati progettati. Almeno una cellula include i percorsi dedicati dell'itinerario (32, 36, 40, 46) come componente del disegno delle cellule. I percorsi possono includere i percorsi alternativi (32 e 36) e simultaneamente i percorsi utilizzabili (40 e 46). Includendo gli itinerari come componente del disegno delle cellule, i problemi successivi delle zone sensibili di percorso dell'attrezzo di percorso dell'eccedenza globale dei legare della cellula possono essere evitati ed il numero di itinerari del legare può essere controllato. Il router globale funziona rilevando se gli itinerari dedicati sono forniti e, in caso affermativo, identificando il entry/exit indica affinchè gli itinerari siano usati.