An integrated circuit chip that receives data on an asynchronous
communications bus from an external device and receives data from
asynchronous internal device is capable of switching from synchronous
operation to asynchronous operation without any loss of data. The chip
does not switch off the system clock while there is activity on the
communications bus. Additionally, the communications bus has a minimum
event time greater than the time fo one and a half cycles of the system
clock plus enough timing margin for an asynchronous update to occur.
Una viruta de circuito integrado que recibe datos sobre un autobús de las comunicaciones asincrónicas de un dispositivo externo y recibe datos del dispositivo interno asincrónico es capaz de cambiar de la operación síncrona a la operación asincrónica sin ninguna pérdida de datos. La viruta no apaga el reloj del sistema mientras que hay actividad en el autobús de las comunicaciones. Además, el autobús de las comunicaciones tiene un rato mínimo del acontecimiento mayor que el fo uno del tiempo y los medios ciclos del sistema registra más bastante margen de la sincronización para que ocurra una actualización asincrónica.