Interleaving/deinterleaving apparatus and method for a communication system

   
   

A device for generating L addresses, which are smaller in number than 2.sup.m.times.N.sub.g virtual addresses, for reading data from an interleaver memory in which L data bits are stored, the device including: N.sub.g PN generators each including m memories; an address generator for adding an offset value to the input data size to provide a virtual address having a size of a multiple of 2.sup.m, and generating addresses other than addresses corresponding to the offset value in address generation areas using the address generation areas having the size of 2.sup.m ; and means for reading the input data from the interleaver memory using the addresses generated from the address generation areas.

Приспособление для производить л адресы, который более мал in number чем фактически адресы 2.sup.m.times.N.sub.g, для данных по чтения от памяти в которой л биты информации хранится, приспособления interleaver включая: Генераторы каждое N.sub.g pn включая памяти м; генератор адреса для добавлять смещенное значение к размеру входных данных для того чтобы подать фактически адрес имея размер многократной цепи 2.sup.m, и производя адресы за исключением адресов соответствуя к смещенному значению в зонах поколения адреса использующ зоны поколения адреса имея размер 2.sup.m; и середины для читать входные данные от памяти interleaver использующ адресы произведенные от зон поколения адреса.

 
Web www.patentalert.com

< Multi-service network switch with policy based routing

< Sample and hold circuit including a multiplexer

> Serial unit identification

> Service panel with utility controller

~ 00108