A circuit and associated methods of operation for a standardized
scatter/gather list processor component within DMACs and intelligent IOPs.
The standardized circuit architecture and methods provide a register
interface and associated processing capabilities to simplify firmware
processing to save and restore context information regarding block
transfer operations that are paused and resumed prior to completion.
Furthermore, the invention provides for architecture and associated
methods for processing of standard scatter/gather list elements by a
standardized scatter/gather list processor embedded within DMACs and IOPs.
Specifically, as applied in the context of SCSI or Fiber Channel IOPs, the
scatter/gather list processor of the present invention simplifies IOP
firmware processing to save the current block transfer context on
occurrence of a SCSI disconnect and to restore the saved context on
occurrence of a SCSI reselect.
Цепь и associated порядока эксплуатации для унифицированного scatter/gather перечисляют компонент обработчика внутри DMACs и толковейшие iOPs. Унифицированные зодчество и методы цепи обеспечивают поверхность стыка регистра и связанные возмоности обработки для того чтобы упростить firmware обрабатывая для того чтобы сохранить и восстановить данные по смысла относительно операций по переходу блока сделаны паузу и возобновляны до завершения. Furthermore, вымысел обеспечивает для зодчества и associated методов для обрабатывать стандартных элементов списка scatter/gather унифицированным обработчиком списка scatter/gather врезанным внутри DMACs и iOPs. Специфически, как приложено в смысле SCSI или iOPs канала волокна, обработчик списка scatter/gather присытствыющего вымысла упрощает firmware iop обрабатывая для того чтобы сохранить в настоящее время смысл перехода блока на возникновении disconnect SCSI и восстановить сохраненный смысл на возникновении SCSI выберите повторно.