Performance of an integrated circuit design, whether embodied as a design
encoding or as a fabricated integrated circuit, can be improved by
selectively substituting low V.sub.t transistors in a way that prioritizes
substitution opportunities based on multi-path timing analysis and
evaluates such opportunities based on one or more substitution
constraints. By valuing, in a prioritization of substitution
opportunities, contributions for all or substantially all timing paths
through the substitution opportunity that violate a max-time constraint,
repeated passes through a timing analysis phase can be advantageously
avoided or limited. In addition, by recognizing one or more constraints on
actual low V.sub.t substitutions, particular noise-oriented constraints,
the scope of post substitution design analysis can be greatly reduced. In
some realizations, substitutions are performed so long as a leakage
current budget is not expended. As a result, integrated circuit designs
prepared in accordance with the described techniques may exhibit
substantial cycle time improvements through judicious selection of gate
instances for substitution. In some realizations, improved yields of high
grade parts may result.
Представление конструкции интегрированной цепи, ли овеществляно по мере того как зашифрование конструкции или как изготовленная интегрированная цепь, может быть улучшено селективно заменять низкие транзисторы V.sub.t в дороге которая prioritizes возможности замещением основанные на многопутном анализе времени и оценивает такие возможности основанные на one or more ограничениях по замещением. Путем оценка, в prioritization возможностей замещением, вкладов для всех или существенн всех приурочивая курсов до возможность замещением которые нарушают ограничение по максимум-vremeni, повторных пропусков через фазу анализа времени можно выгодн избежать или ограничиться. In addition, путем узнавать one or more ограничения на фактических низких замещениях V.sub.t, определенные шум-orientirovannye ограничения, объем проверка конструкции замещением столба можно больш уменьшить. В некоторых осуществлениях, замещения выполнены so long as не использован бюджетя утечки в настоящее время. В результате, конструкции интегрированной цепи подготовленные в соответствии с описанными методами могут exhibit существенные улучшения времени цикла через judicious выбор примеров строба для замещения. В некоторых осуществлениях, улучшенные выходы высоких частей ранга могут привести к.