Mapping circuitry (40) comprises a first candidate output value producing
unit (42) which produces a first candidate output value (C1) that differs
by a first offset value (x) from a received input value (r). During
operation of the first candidate output value producing unit (42) a second
candidate output value producing unit (44) produces a second candidate
output value (C2) that differs by a second offset value (y) from the
received input value (r). One of the first and second candidate output
values is within a preselected range of allowable output values and the
other is outside that range. An in-range value determining unit (46)
determines which one of the first and second candidate output values is
within the range, and an output value selection unit (48) selects this
value as the output value (p) corresponding to the received input value
(r).
Traz el trazado de circuito (40) abarca un primer valor de la salida del candidato produciendo la unidad (42) que produce un primer valor de la salida del candidato (C1) que diferencie por un primer valor compensado (x) de un valor recibido de la entrada (r). Durante la operación del primer valor de la salida del candidato que produce la unidad (42) un segundo valor de la salida del candidato que produce la unidad (44) produce un segundo valor de la salida del candidato (C2) que diferencie por un segundo valor compensado (y) del valor recibido de la entrada (r). Uno de los primeros y segundos valores de la salida del candidato está dentro de una gama pre-seleccion de los valores permisibles de la salida y el otro es exterior que se extiende. Un valor de la en-gama que determina la unidad (46) se determina qué de los primeros y segundos valores de la salida del candidato está dentro de la gama, y una unidad de la selección del valor de la salida (48) selecciona este valor como el valor de la salida (p) que corresponde al valor recibido de la entrada (r).