The present invention is directed to simplify a circuit for fixing an
output logic of a logic gate while suppressing a subthreshold current. A
logic circuit has an n-channel type first transistor capable of
interrupting power supply to a logic gate in accordance with an input
control signal, and a p-channel type second transistor capable of fixing
an output node of the logic gate to a high level interlockingly with the
power supply interrupting operation by the first transistor, and a
threshold of the first transistor is set to be higher than that of a
transistor as a component of the logic gate. Means for interrupting the
power supply to the logic gate is realized by the first transistor, and
means for fixing an output node of the logic gate to the high level is
realized by the second transistor, thereby simplifying the circuit for
fixing the output logic of the logic gate while suppressing a subthreshold
current.
La présente invention est dirigée pour simplifier un circuit pour fixer une logique de rendement d'une porte de logique tout en supprimant un courant subliminal. Un circuit logique a un type le premier transistor de n-canal capable d'interrompre l'alimentation d'énergie à une porte de logique selon un signal de commande d'entrée, et un type deuxièmes transistor de p-canal capable de fixer un noeud de rendement de la porte de logique à un niveau élevé interlockingly avec l'opération d'interruption d'alimentation d'énergie par le premier transistor, et un seuil du premier transistor est placé pour être plus haut que celui d'un transistor comme composant de la porte de logique. Des moyens d'interrompre l'alimentation d'énergie à la porte de logique est réalisés par le premier transistor, et des moyens de fixer un noeud de rendement de la porte de logique au niveau élevé est réalisés par le deuxième transistor, simplifiant de ce fait le circuit pour fixer la logique de rendement de la porte de logique tout en supprimant un courant subliminal.