Data signal dropout may cause loss of synchronization between the data
signal and a data clock. A dropout resistant system for generating the
data clock synchronized to the data signal includes a phase-locked loop.
The phase-locked loop outputs the data clock having frequency and phase
based on phase difference between the data signal and the data clock. The
phase-locked loop holds constant the data clock frequency and minimizes
phase shift during periods when an indication of the data signal quality
drops beneath a threshold level.
L'interruzione procedura del segnale di dati può causare la perdita di sincronizzazione fra il segnale di dati ed i dati cronometri. Un sistema resistente di interruzione procedura per la generazione dell'orologio di dati sincronizzato al segnale di dati include un ciclo fase-phase-locked. Il ciclo fase-phase-locked produce l'orologio di dati che ha la frequenza e fase basate sulla differenza di fase fra il segnale di dati e l'orologio di dati. Il costante fase-phase-locked delle strette del ciclo la frequenza di orologio di dati e minimizza di sfasamento durante i periodi in cui un'indicazione dei dati segnala le gocce di qualità sotto un livello di soglia.