A system is described capable of excising individual cells in an
N-dimensional array and healing the array connectivity without manual
intervention. Thus cells that fail can be deleted and the array remain
viable, although possibly requiring re-synchronization procedures to be
performed. The system allows either replacement of bad cells or bypassing
of bad cells, with appropriate cost and operational differences. Both
level sensitive and edge sensitive excision mechanisms are described and
the consequences of each discussed. The invention applies to processor
arrays with one cell per physical chip or many cells per chip, and handles
uni-directional or bi-directional data flows, and is generally both
interface independent and technology independent.
Um sistema é capaz descrito de excising pilhas individuais em uma disposição dimensional de N e de healing o connectivity da disposição sem intervenção manual. Assim pilhas que a falha pode ser suprimida e a disposição remanesce viable, embora possivelmente requerendo procedimentos do re-synchronization ser executado. O sistema permite a recolocação de pilhas más ou contornear de pilhas más, com custo apropriado e diferenças operacionais. os mecanismos sensíveis nivelados sensíveis e da borda do excision são descritos e as conseqüências de cada uma são discutidas. A invenção aplica-se às disposições do processador com uma pilha por a microplaqueta física ou muitas pilhas por a microplaqueta, e segura-se fluxos de dados de uni-directional ou bidirecionais, e é-se geralmente independent da relação e independent da tecnologia.