A signal pathway is presented for routing clock signals from a clock
driving device to a circuit component and on to a termination. The signal
pathway employs a minimal stub to carry the clock signals to the circuit
component without introducing excess signal distortions. A first signal
line of the signal pathway is formed on a circuit board and extends from
the clock driving device to a first terminal for interfacing with the
circuit component. A second signal line of the signal pathway is routed on
the circuit component from one end adjacent to and electrically coupled
with the first terminal to an opposite end adjacent to and electrically
coupled with a second terminal formed on the circuit board. The stub
extends from the second signal line on the circuit component. A third
signal line of the signal pathway extends on the circuit board from the
second terminal to the termination.
Een signaalweg wordt voorgesteld voor het leiden van kloksignalen van een klok drijfapparaat aan een kringscomponent en op een beëindiging. De signaalweg wendt een minimale stomp aan om de kloksignalen aan de kringscomponent te dragen zonder bovenmatige signaalvervormingen te introduceren. Een eerste signaallijn van de signaalweg wordt gevormd op een kringsraad en uitbreidt zich van het klok drijfapparaat tot een eerste terminal voor omzetting met de kringscomponent. Een tweede signaallijn van de signaalweg wordt geleid op de kringscomponent van één eind naast en elektrisch gekoppeld aan de eerste terminal aan een tegengesteldeeind naast en elektrisch gekoppeld aan een tweede terminal die op de kringsraad wordt gevormd. De stomp breidt zich van de tweede signaallijn uit op de kringscomponent. Een derde signaallijn van de signaalweg breidt zich op de kringsraad uit van de tweede terminal tot de beëindiging.