In a preferred embodiment, the invention provides a method and system for
allowing a frequency synthesizer to function despite long delays. A first
and second phase comparator, each with at least three inputs and an output
are preset to a predetermined logical value by a first control circuit. A
first signal is connected to an input of the first and second phase
comparators. A second signal is connected to a second input of the second
phase comparator and to the input of a programmable dead zone delay
circuit. The output of the programmable dead zone delay circuit is
connected to a second input of the first phase comparator. A preset value,
determined by the first control circuit, is presented on the outputs of
the first and second phase comparators. Until metastability is resolved,
these outputs retain a valid fail-safe default.
In einer bevorzugten Verkörperung stellt die Erfindung eine Methode zur Verfügung und System für das Lassen eines Frequenzsynthesizers trotz langen arbeiten verzögert. Ein erster und zweiter Phasenvergleicher, jeder mit mindestens drei Eingängen und ein Ausgang werden zu einem vorbestimmten logischen Wert durch einen ersten Steuerstromkreis eingestellt. Ein erstes Signal wird an einen Eingang der ersten und zweiten Phasenvergleicher angeschlossen. Ein zweites Signal wird an einen zweiten Eingang des zweiten Phasenvergleichers angeschlossen und zum Eingang einer programmierbaren toten Zone Verzögerungskreis. Der Ausgang der programmierbaren toten Zone Verzögerungskreis wird angeschlossen an einen zweiten Eingang des ersten Phasenvergleichers. Den Standardwert, der durch den ersten Steuerstromkreis entschlossen ist, wird auf den Ausgängen der ersten und zweiten Phasenvergleicher dargestellt. Bis metastability behoben ist, behalten diese Ausgänge eine gültige ausfallsichere Rückstellung.