A microprocessor comprising a bus state controller and for use in a
personal computer or the like. The bus state controller includes control
registers such as wait controllers, and parallelly controls the interfaces
of various semiconductor memories (ROM, burst ROM, SRAM, PSRAM, DRAM and
synchronous RAM) and PC cards (memory and I/O cards). Also included in the
bus state controller is a control register for controlling the time to set
up PC card start signals where a synchronous DRAM(s) is configured. The
address space of an external bus of the microprocessor is divided into a
predetermined number of areas to which the semiconductor memories and PC
cards are fixedly assigned. The microprocessor further comprises a memory
management unit for converting an internally prepared logical address to a
physical address.
Een microprocessor bestaand uit een controlemechanisme van de busstaat en voor gebruik in een personal computer of dergelijke. Het controlemechanisme van de busstaat omvat controleregisters zoals wachttijdcontrolemechanismen, en controleert parallelly de interfaces van divers halfgeleidergeheugen (ROM -, uitbarstingscRom, SRAM, PSRAM, DRAM en synchrone RAM) en de kaarten van PC (geheugen en I/O kaarten). Ook inbegrepen in bus is het staatscontrolemechanisme een controleregister voor het controleren van de tijd om de signalen van het de kaartbegin van PC op te zetten waar synchrone DRAM (s) wordt gevormd. De adresruimte van een externe bus van de microprocessor is verdeeld in een vooraf bepaald aantal gebieden waaraan het halfgeleidergeheugen en de kaarten van PC vast worden toegewezen. De microprocessor bestaat verder uit een eenheid van het geheugenbeheer voor het omzetten van een intern voorbereid logisch adres in een fysiek adres.